硬件工程师面试题集(含答案,很全)
硬件工程师面试题集(含答案,很全) 硬件工程师面试题集硬件工程师面试题集 (DSP(DSP, ,嵌入式系统嵌入式系统, ,电子线路电子线路, ,通讯通讯, ,微电子微电子, ,半导体半导体) ) ---Real_Yamede---Real_Yamede 1、下面就是一些基本的数字电路知识问题,请简要回答之。 (1)(1) 什么就是什么就是 SetupSetup 与与 HoldHold 时间?时间? 答:Setup/Hold Time 用于测试芯片对输入信号与时钟信号之间的时间要求。建立时间(Setup Time)就是指触发器的时钟信号上升沿到来以前,数据能够保持稳 定不变的时间。输入数据 信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个 T 就就是建立时间通常所说的 SetupTime。 如不满足 Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟 上升沿到来时,数据才能被打入 触发器。保持时间(Hold Time)就是指触发器的时钟信号上升 沿到来以后,数据保持稳定不变的时间。如果 Hold Time 不够,数据同样不能被打入触发器。 (2)(2) 什么就是竞争与冒险现象?怎样判断?如何消除?什么就是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同 ,所产生的延时也就会不 同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可 能产生尖峰脉冲或毛刺的现象叫冒险。 如果布尔式中有相反的信号则可能产生竞争与冒险现 象。解决方法:一就是添加布尔式的消去项,二就是在芯片外部加电容。 (3)(3) 请画出用请画出用 D D 触发器实现触发器实现 2 2 倍分频的逻辑电路倍分频的逻辑电路 答:把 D 触发器的输出端加非门接到 D 端即可,如下图所示: (4)(4) 什么就是什么就是“ “线与线与“ “逻辑逻辑, ,要实现它要实现它, ,在硬件特性上有什么具体要求?在硬件特性上有什么具体要求? 答:线与逻辑就是两个或多个输出信号相连可以实现与的功能。 在硬件上,要用 OC 门来实现 (漏极或者集电极开路),为了防止因灌电流过大而烧坏 OC 门,应在 OC 门输出端接一上拉 电阻(线或则就是下拉电阻)。 (5)(5) 什么就是同步逻辑与异步逻辑?同步电路与异步电路有何区别?什么就是同步逻辑与异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑就是时钟之间有固定的因果关系。异步逻辑就是各时钟之间没有固定的因果关 系、 电路设计可分类为同步电路设计与异步电路设计。 同步电路利用时钟脉冲使其子系统同 步运作,而异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的 “开始”与“完成” 信 号使之同步。异步电路具有下列优点:无时钟歪斜问题、 低电源消耗、平均效能而非最差效 能、模块性、可组合与可复用性。 (7)(7) 您知道那些常用逻辑电平?您知道那些常用逻辑电平?TTLTTL 与与 COMSCOMS 电平可以直接互连不?电平可以直接互连不? 答:常用的电平标准,低速的有 RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、 ECL、ECL、LVPECL 等,高速的有 LVDS、GTL、PGTL、 CML、HSTL、SSTL 等。 一般说来,CMOS 电平比 TTL 电平有着更高的噪声容限。 如果不考虑速度 与性能,一般 TTL 与 CMOS 器件可以互换。但就是需要注意有时候负载效应可能引起电路工作不正常, 因为有些 TTL 电路需要下一级的输入阻抗作为负载才能 正常工作。 (6)(6) 请画出微机接口电路中请画出微机接口电路中, ,典型的输入设备与微机接口逻辑示意图典型的输入设备与微机接口逻辑示意图( (数据接口、控制接口、数据接口、控制接口、 硬件工程师面试题集(含答案,很全) 锁存器锁存器/ /缓冲器缓冲器) ) 典型输入设备与微机接口的逻辑示意图如下: 2 2、您所知道的可编程逻辑器件有哪些?、您所知道的可编程逻辑器件有哪些? 答:ROM(只读存储器)、PLA(可编程逻辑阵列)、FPLA(现场可编程逻辑阵列)、PAL(可编程阵 列逻辑)GAL(通用阵列逻辑),EPLD(可擦除的可编程逻辑器件)、 FPGA(现场可编程门阵列)、 CPLD(复杂可编程逻辑器件)等 ,其中 ROM、FPLA、 PAL、GAL、EPLD 就是出现较早的 可编程逻辑器件,而 FPGA 与 CPLD 就是当今最流行的两类可编程逻辑器件。FPGA 就是 基于查找表结构的,而 CPLD 就是基于乘积项结构的。 3 3、用、用 VHDLVHDL 或或 VERILOGVERILOG、、ABLEABLE 描述描述 8 8 位位 D D 触发器逻辑触发器逻辑 4 4、请简述用、请简述用 EDAEDA 软件软件( (如如 PROTEL)PROTEL)进行设计进行设计( (包括原理图与包括原理图与 PCBPCB 图图) )到调试出样机的整到调试出样机的整 个过程个过程, ,在各环节应注意哪些问题?在各环节应注意哪些问题? 答:完成一个电子电路设计方案的整个过程大致可分 :(1)原理图设计 (2)PCB 设计 (3)投板 (4)元器件焊接(5)模块化调试 (6)整机调试。注意问题如下: (1)原理图设计阶段 注意适当加入旁路电容与去耦电容; 注意适当加入测试点与 0 欧电阻以方便调试时测试用; 注意适当加入 0 欧电阻、 电感与磁珠(专用于抑制信号线、 电源线上的高频噪声与尖峰干扰) 以实现抗干扰与阻抗匹配; (2)PCB 设计阶段 自己设计的元器件封装要特别注意以防止板打出来后元器件无法焊接; FM 部分走线要尽量短而粗,电源与地线也要尽可能粗; 旁路电容、晶振要尽量靠近芯片对应管脚; 注意美观与使用方便; (3)投板 说明自己需要的工艺以及对制板的要求; (4)元器件焊接 防止出现芯片焊错位置,管脚不对应; 防止出现虚焊、漏焊、搭焊等; (5)模块化调试 先调试电源模块,然后调试控制模块,然后再调试其它模块; 上电时动作要迅速,发现不会出现短路时在彻底接通电源; 调试一个模块时适当隔离其它模块; 各模块的技术指标一定要大于客户的要求; (6)整机调试 硬件工程师面试题集(含答案,很全) 如提高灵敏度等问题 5 5、基尔霍夫定理、基尔霍夫定理 KCL:电路中的任意节点,任意时刻流入该节点的电流等于流出该节点的电流(KVL 同理) 6 6、描述反馈电路的概念、描述反馈电路的概念, ,列举她们的应用列举她们的应用 反馈就是将放大器输出信号(电压或电流)的一部分或全部,回收到放大器输入端与输入信号 进行比较(相加或相减),并用比较所得的有效输入信号去控制输出,负反馈可以用来稳定输出 信号或者增益,也可以扩展通频带,特别适合于自动控制系统。 正反馈可以形成振荡,适合振荡 电路与波形发生电路。 7 7、负反馈种类及其优点、负反馈种类及其优点 电压并联反馈,电流串联反馈,电压串联反馈与电流并联反馈 降低放大器的增益灵敏度,改变输入电阻与输出电阻,改善放大器的线性与非线性失真 ,有效 地扩展,放大器的通频带,自动调节作用