蚂蚁文库
换一换
首页 蚂蚁文库 > 资源分类 > DOCX文档下载
 

连线精简原则

  • 资源ID:53157726       资源大小:89.68KB        全文页数:4页
  • 资源格式: DOCX        下载权限:游客/注册会员    下载费用:10积分 【人民币10元】
快捷注册下载 游客一键下载
会员登录下载
三方登录下载: 微信快捷登录 QQ登录  
下载资源需要10积分 【人民币10元】
邮箱/手机:
温馨提示:
支付成功后,系统会自动生成账号(用户名和密码都是您填写的邮箱或者手机号),方便下次登录下载和查询订单;
支付方式: 微信支付    支付宝   
验证码:   换一换

 
友情提示
2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,既可以正常下载了。
3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰   

连线精简原则

连线精简原则 连线要精简,尽可能短,尽量少拐弯,力求线条简单明了,特别是在高频回 路中,当然为了达到阻抗匹配而需要进行特殊延长的线就例外了,例如蛇行走 线等。 安全载流原则 铜线的宽度应以自己所能承载的电流为基础进行设计,铜线的载流能力取决 于以下因素线宽、线厚(铜伯厚度)、允许温升等,下表给出了铜导线的宽 度和导线面积以及导电电流的关系(军品标准),可以根据这个基本的关系对 导线宽度进行适当的考虑。 印制导线最大允许工作电流(导线厚50um,允许温升10C) 导线宽度(Mil) 导线电流(A) 1 1 15 1.2 20 1.3 25 1.7 30 1.9 50 2.6 75 3.5 100 4.2 200 7.0 250 8.3 相关的计算公式为 ikt-44a0-75 其中 K为修正系数,一般覆铜线在内层时取0.024,在外层时取0.048; T为最大温升,单位为。C; A为覆铜线的截面积,单位为mil (不是mm,注意); I为允许的最大电流,单位是A。 电磁抗干扰原则 电磁抗干扰原则涉及的知识点比较多,例如铜膜线的拐弯处应为圆角或斜角 (因为高频时直角或者尖角的拐弯会影响电气性能)双面板两面的导线应互相 垂直、斜交或者弯曲走线,尽量避免平行走线,减小寄生耦合等。 一、通常一个电子系统中有各种不同的地线,如数字地、逻辑地、系统 地、机壳地等,地线的设计原则如下 1、正确的单点和多点接地 在低频电路中,信号的工作频率小于1MHZ,它的布线和器件间的电感影响较小, 而接地电路形成的环流对干扰影响较大,因而应采用一点接地。当信号工作频 率大于10MHZ时,如果采用一点接地,其地线的长度不应超过波长的1/20,否 则应采用多点接地法。 2、数字地与模拟地分开 若线路板上既有逻辑电路又有线性电路,应尽量使它们分开。一般数字 电路的抗干扰能力比较强,例如TTL电路的噪声容限为0. 40. 6V, CMOS 电路的噪声容限为电源电压的0. 30. 45倍,而模拟电路只要有很小的噪 声就足以使其工作不正常,所以这两类电路应该分开布局布线。 3、接地线应尽量加粗 若接地线用很细的线条,则接地电位会随电流的变化而变化,使抗噪性 能降低。因此应将地线加粗,使它能通过三倍于印制板上的允许电流。 如有可能,接地线应在23mm以上。 4、接地线构成闭环路 只由数字电路组成的印制板,其接地电路布成环路大多能提高抗噪声能 力。因为环形地线可以减小接地电阻,从而减小接地电位差。 二、配置退藕电容 PCB设计的常规做法之一是在印刷板的各个关键部位配置适当的退藕电容, 退藕电容的一般配置原则是 a 电源的输入端跨接10100uf的电解电容器,如果印制电路板的位置 允许,采用lOOuf以上的电解电容器抗干扰效果会更好。 b 原则上每个集成电路芯片都应布置一个0. OluFO. luf的瓷片电 容,如遇印制板空隙不够,可每48个芯片布置一个l10uf的祖电 容(最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起 来的结构在高频时表现为电感,最好使用钮电容或聚碳酸酝电容)。 C 对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM存储器件, 应在芯片的电源线和地线之间直接接入退藕电容。 d电容引线不能太长,尤其是高频旁路电容不能有引线。 三、过孔设计 在高速PCB设计中,看似简单的过孔也往往会给电路的设计带来很大的 负面效应,为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做 到 a 从成本和信号质量两方面来考虑,选择合理尺寸的过孔大小。例如 对6-10层的内存模块PCB设计来说,选用10/20mil (钻孔/焊盘) 的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使用 8/18Mil的过孔。在目前技术条件下,很难使用更小尺寸的过孔了 (当孔的深度超过钻孔直径的6倍时,就无法保证孔壁能均匀镀 铜);对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻 抗。 b 使用较薄的PCB板有利于减小过孔的两种寄生参数。 c PCB板上的信号走线尽量不换层,即尽量不要使用不必要的过孔。 d 电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好。 e 在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近 的回路。甚至可以在PCB板上大量放置一些多余的接地过孔。 四、降低噪声与电磁干扰的一些经验 a能用低速芯片就不用高速的,高速芯片用在关键地方。 b可用串一个电阻的方法,降低控制电路上下沿跳变速率。 c 尽量为继电器等提供某种形式的阻尼,如RC设置电流阻尼。 d使用满足系统要求的最低频率时钟。 e时钟应尽量靠近到用该时钟的器件,石英晶体振荡器的外壳要接地。 f用地线将时钟区圈起来,时钟线尽量短。 g石英晶体下面以及对噪声敏感的器件下面不要走线。 h 时钟、总线、片选信号要远离I/O线和接插件。 i时钟线垂直于I/O线比平行于I/O线干扰小。 J I/O驱动电路尽量靠近PCB板边,让其尽快离开PCB。对进入PCB 的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端 电阻的办法,减小信号反射。 k MCU无用端要接高,或接地,或定义成输出端,集成电路上该接电 源、地的端都要接,不要悬空。 I闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地, 负输入端接输出端。 m 印制板尽量使用45折线而不用90折线布线,以减小高频信号对外 的发射与耦合。 n印制板按频率和电流开关特性分区,噪声元件与非噪声元件呀距离 再远一些。 o单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗。 p模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是 时钟。 q对A/D类器件,数字部分与模拟部分不要交叉。 r元件引脚尽量短,去藕电容引脚尽量短。 s关键的线要尽量粗,并在两边加上保护地,高速线要短要直。 t对噪声敏感的线不要与大电流,高速开关线并行。 u弱信号电路,低频电路周围不要形成电流环路。 V任何信号都不要形成环路,如不可避免,让环路区尽量小。 W 每个集成电路有一个去藕电容。每个电解电容边上都要加一个小的 高频旁路电容。 X用大容量的钮电容或聚酷电容而不用电解电容做电路充放电储能电 容,使用管状电容时,外壳要接地。 y对干扰十分敏感的信号线要设置包地,可以有效地抑制串扰。 z信号在印刷板上传输,其延迟时间不应大于所有器件的标称延迟时 间。 环境效应原则 要注意所应用的环境,例如在一个振动或者其他容易使板子变形的环境中 采用过细的铜膜导线很容易起皮拉断等。 安全工作原则 要保证安全工作,例如要保证两线最小间距要承受所加电压峰值,高压线 应圆滑,不得有尖锐的倒角,否则容易造成板路击穿等。 组装方便、规范原则 走线设计要考虑组装是否方便,例如印制板上有大面积地线和电源线区时 (面积超过500平方毫米),应局部开窗口以方便腐蚀等。 此外还要考虑组装规范设计,例如元件的焊接点用焊盘来表示

注意事项

本文(连线精简原则)为本站会员(aaakkpc)主动上传,蚂蚁文库仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知蚂蚁文库(发送邮件至2303240369@qq.com或直接QQ联系客服),我们立即给予删除!

温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们


网站客服QQ:2303240369

copyright@ 2017-2027 mayiwenku.com 

网站版权所有  智慧蚂蚁网络

经营许可证号:ICP备2024020385号



收起
展开